mmlibs/mmfw/tsrc/mmfunittest/VCLNT/scripts/TSU_MMF_VCLNT_01_ALLOC_WM.script
changeset 58 b6dbf97aba93
parent 41 f7bf1ed8db72
--- a/mmlibs/mmfw/tsrc/mmfunittest/VCLNT/scripts/TSU_MMF_VCLNT_01_ALLOC_WM.script	Thu Sep 16 18:39:58 2010 +0100
+++ b/mmlibs/mmfw/tsrc/mmfunittest/VCLNT/scripts/TSU_MMF_VCLNT_01_ALLOC_WM.script	Thu Sep 16 18:57:38 2010 +0100
@@ -32,8 +32,8 @@
 
 //! @SYMTestCaseID MM-MMF-VCLNT-U-0100-CP
 
-RUN_TEST_STEP -1, TSU_MMF_VCLNT_01, MM-MMF-VCLNT-U-0100-CP
-TEST_COMPLETE 
+//RUN_TEST_STEP -1, TSU_MMF_VCLNT_01, MM-MMF-VCLNT-U-0100-CP
+//TEST_COMPLETE 
 
 //! @SYMTestCaseID MM-MMF-VCLNT-U-0101-CP
 DELAY 5000
@@ -46,19 +46,19 @@
 TEST_COMPLETE 
 
 //! @SYMTestCaseID MM-MMF-VCLNT-U-0103-CP
-DELAY 5000
-RUN_TEST_STEP -1, TSU_MMF_VCLNT_01, MM-MMF-VCLNT-U-0103-CP
-TEST_COMPLETE 
+//DELAY 5000
+//RUN_TEST_STEP -1, TSU_MMF_VCLNT_01, MM-MMF-VCLNT-U-0103-CP
+//TEST_COMPLETE 
 
 //! @SYMTestCaseID MM-MMF-VCLNT-U-0300-CP
-DELAY 5000
-RUN_TEST_STEP -1, TSU_MMF_VCLNT_01, MM-MMF-VCLNT-U-0300-CP
-TEST_COMPLETE 
+//DELAY 5000
+//RUN_TEST_STEP -1, TSU_MMF_VCLNT_01, MM-MMF-VCLNT-U-0300-CP
+//TEST_COMPLETE 
 
 //! @SYMTestCaseID MM-MMF-VCLNT-U-0301-CP
-DELAY 5000
-RUN_TEST_STEP -1, TSU_MMF_VCLNT_01, MM-MMF-VCLNT-U-0301-CP
-TEST_COMPLETE 
+//DELAY 5000
+//RUN_TEST_STEP -1, TSU_MMF_VCLNT_01, MM-MMF-VCLNT-U-0301-CP
+//TEST_COMPLETE 
 
 //! @SYMTestCaseID MM-MMF-VCLNT-U-0304-CP
 DELAY 5000